Signal Integrity 2006
AWR SI 2006设计套件是一个新的高度集成的co-chip/封装/模块EDA解决方案,它是特别针对那些新一代高频/高性能产品的复杂的跨域信号完整性问题而设计的。新的解决方案是从最底层进行构架,并采用一个标准的数据模型(UDM)来保证其在IC,封装,模块和PCB设计环节的完整的设计功能。而独有的AWR设计环境涵盖了所有域。数据模型是专门针对高频的,能对所有的设计元素进行精确抽取和建模,包括有源器件、无源器件和高频连接器。这个新的解决方案建立在一个开放、标准的软件平台上,使其可以集成业内最好的、功能最强的专业工具在各个不同域中完成抓取、综合、仿真、优化、layout、抽取、校正设计等工作。
AWR SI 2006设计套件通过AWR现代化的开放设计平台为各方面一流的工具提供了更好的集成机会
特点:
在设计时能更早地识别、分析、修复信号完整性问题
减少或消除设计重复,加快产品完成时间
第一次设计执行到规格
功能强大,并发性,为高频/高速而设计的标准的信号完整性分析环境
支持IC,封装,模块,和PCB方面的多种技术
支持来自硬件,IBIS模型或MatLab协仿真的信号
支持包括AWR EMSight技术在内的多电磁仿真和分析工具
能导入/支持多个模型如电路映射表(SPICE或Spectre格式),IBIS,S-parameter block等
利用Intelligent Net(iNet)来抽取并建立复杂的跨域互联”on-the-fly”模型
含有AWR高速高性能的谐波平衡仿真器,可进行全面而精确的频域仿真
集成Synopsys’ HSPICE,可进行快速而精确的时域仿真或更高质量的多域信号完整性分析